Yehiel Malka פורסם 2019 במאי 15 Share פורסם 2019 במאי 15 אהלן, בונה מפרט הכולל מעבד i9-9900X לוח אם בעל צי'פסט X299, כדוגמת X299-WU8 של גיגהבייט. בנוסף אני רוצה להוסיף 2 בקרי SAS 9305-16i, כרטיס עיבוד נתונים וכרטיס מסך GT740. בחישוב מהיר, כרטיס עיבוד נתונים = X16 בקר SAS = כל אחד X8 GT740 פשוט = X16 (אולי ניתן לשנמך בביוס ל-X8?) - הגעתי ל-48 lanes, המעבד תומך עד 44, ולמיטב הבנתי הצ'יפסט תומך עד 24. המטרה לא לחלוק רוחב פס בין הרכיבים המחוברים ליציאות הPCI-e ושכל רכיב יעבוד במהירות המרבית. 2 שאלות, * ראשית, האם הקונפיגורציה נכונה? אם לא, מה לקחת בחשבון ולתקן? * האם המעבד והצ'יפסט חולקים את ה-Lanes ובפועל מתקבל "68" lanes? תרגישו חופשי להביע דעה או לשאול לעוד מידע שלא סיפקתי. תודה רבה. קישור לתוכן שתף באתרים אחרים More sharing options...
etal פורסם 2019 במאי 15 Share פורסם 2019 במאי 15 קח בחשבון שערוצי ה-pcie של הציפסט מחוברים למעבד (ולזכרונות) דרך חיבור משותף עם רוחב פס של 4 ערוצים בערך, אין שם באמת 24 ערוצים עצמיים שיכולים בו זמנית לעבוד במהירות המירבית. קישור לתוכן שתף באתרים אחרים More sharing options...
Recommended Posts
ארכיון
דיון זה הועבר לארכיון ולא ניתן להוסיף בו תגובות חדשות.